search query: @keyword Confluence / total: 2
reference: 1 / 2
« previous | next »
Author: | Juvonen, Anssi |
Title: | Digitaalinen piiriarkkitehtuuri hyvin suuren signaalimäärän ohjaamiseen |
Circuit architecture for controlling a massive amount of digital signals | |
Publication type: | Master's thesis |
Publication year: | 2004 |
Pages: | 67 Language: fin |
Department/School: | Sähkö- ja tietoliikennetekniikan osasto |
Main subject: | Signaalinkäsittelytekniikka (S-88) |
Supervisor: | Skyttä, Jorma |
Instructor: | |
OEVS: | Electronic archive copy is available via Aalto Thesis Database.
Instructions Reading digital theses in the closed network of the Aalto University Harald Herlin Learning CentreIn the closed network of Learning Centre you can read digital and digitized theses not available in the open network. The Learning Centre contact details and opening hours: https://learningcentre.aalto.fi/en/harald-herlin-learning-centre/ You can read theses on the Learning Centre customer computers, which are available on all floors.
Logging on to the customer computers
Opening a thesis
Reading the thesis
Printing the thesis
|
Location: | P1 Ark S80 | Archive |
Keywords: | circuit achitecture digital communications digital control parallel interface high pincount architecture implementability pakaging technological structure confluence ASIC FPGA IMB BBUL CSP WL-CSP TFT CG-Silicon piiriarkkitehtuuri digitaalinen tiedonsiirto digitaalinen ohjaus rinnakkaisrajapinta suuri nastamäärä suuren nastamäärän arkkitehtuuri toteutettavuus kotelointi teknologiarakenne Confluence Verilog ASIC FPGA IMB BBUL CSP WL-CSP TFT CG-Silicon |
Abstract (fin): | Tässä diplomityössä käsitellään digitaalisten signaalien välityksellä tapahtuvaa tiedonsiirtoa ja ohjausta, kun lähettäjän ja vastaanottajan välinen rajapinta on synkroninen, rinnakkainen ja yksisuuntainen. Diplomityön aluksi osoitetaan, että rajapintaa käyttäen on mahdollista siirtää digitaalista dataa ainakin synkronisesti, plesiokronisesti ja asynkronisesti. Diplomityössä suunnitellaan piiriarkkitehtuuri, joka toteuttaa em. rajapinnan. Tämä arkkitehtuuri kuvataan Confluence-kuvauskielellä ja kolmella numeerisella parametrilla. Parametrien avulla Confluence-kääntäjä tuottaa Verilog-kuvauksen piiristä, joka käsittää halutun signaalimäärän ja puskuroinnin. Diplomityössä määritellään käsite "suuren nastamäärän arkkitehtuuri" kuvaamaan digitaalipiirejä, joissa on huomattavasti enemmän ulkoisia signaalinastoja kuin niiden porttimäärä edellyttäisi. Kehitetty piiriarkkitehtuuri osoittautuu määritelmän mukaiseksi arkkitehtuuriksi. Diplomityön toisessa osassa tutkitaan esimerkkipiirin käytännön toteutettavuutta mikropiiriteknologialla. Tarkastelussa päädytään siihen yleistykseen, että suuren nastamäärän arkkitehtuurit soveltuvat huonosti toteutettavaksi nykyisellä teknologiarakenteella. Ratkaisuksi esitetään, että suuren nastamäärän arkkitehtuurit voisi toteuttaa uudella teknologiarakenteella, jossa logiikka integroidaan kytkentäalustalle ilman erillisiä liitoksia. Toteutusteknologiaksi ehdotetaan litteiden näyttöjen valmistusteknologiaa, jolla on äskettäin kyetty valmistamaan mikroprosessoripiiri lasialustalle. Aiemmassa tutkimuksessa ei ole pohdittu suuren nastamäärän arkkitehtuureja ja niiden toteutettavuutta. |
ED: | 2004-04-01 |
INSSI record number: 25101
+ add basket
« previous | next »
INSSI