haku: @keyword serial / yhteensä: 1
viite: 1 / 1
« edellinen | seuraava »
Tekijä: | Matilainen, Antti |
Työn nimi: | Yleispätevä sarjaliitäntä |
Universal serial interface | |
Julkaisutyyppi: | Diplomityö |
Julkaisuvuosi: | 2005 |
Sivut: | x + 86 Kieli: fin |
Koulu/Laitos/Osasto: | Sähkö- ja tietoliikennetekniikan osasto |
Oppiaine: | Piiritekniikka (S-87) |
Valvoja: | Halonen, Kari |
Ohjaaja: | Lipasti, Lauri |
OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
Sijainti: | P1 Ark S80 | Arkisto |
Avainsanat: | serial data transmission asynchronous synchronous serial bus sarjamuotoinen tiedonsiirto asynkroninen synkroninen sarjaväylä |
Tiivistelmä (fin): | Diplomityössä on tutustuttu digitaalisen informaation sarjamuotoiseen tiedonsiirtoon ja perehdytty yleisesti käytettyihin sarjaväyläprotokolliin. Diplomityön tarkoitus oli toteuttaa yleispätevä sarjaliitäntä, joka tukee usean sarjaväyläprotokollan mukaista tiedonsiirtoa. Yleispätevän sarjaliitännän avulla on tarkoitus korvata itsenäiset eri sarjaväyläprotokollia varten suunnitellut liitännät. Yleispätevän sarjaliitännän suunnittelussa pyrittiin modulaariseen rakenteeseen, mikä mahdollistaa sarjaliitännän helpon muokattavuuden ja laajennettavuuden. Työssä toteutettu yleispätevä sarjaliitäntä sisältää omat datapolut sekä lähetettävälle että vastaanotetulle datalle. Yleispätevän sarjaliitännän lähetin ja vastaanotin voivat toimia itsenäisesti toisistaan riippumatta. Yleispätevän sarjaliitännän toteutus perustuu Verilog-laitteistokuvauskielellä kirjoitettuun RTL-tason kuvaukseen. Kuvauksen toiminta varmennettiin kattavien simulointien perusteella. Sarjaliitännän toiminta todellisessa ympäristössä varmennettiin prototyypin avulla. Prototyyppi toteutettiin FPGA-kehitysalustan avulla. Sarjaliitännälle tehtiin myös logiikkasynteesi käytössä olevalle teknologialle. Logiikkasynteesin perusteella voitiin arvioida sarjaliitännän suorituskyky ja pinta-alan tarve. Työssä toteutettu yleispätevä sarjaliitäntä osoittautui käyttökelpoiseksi ratkaisuksi. Sen toimintaa voidaan kehittää edelleen lisäämällä tukea uusille sarjaväyläprotokollille. |
ED: | 2005-02-03 |
INSSI tietueen numero: 26720
+ lisää koriin
« edellinen | seuraava »
INSSI