haku: @author Pöyhtäri, Jukka-Pekka / yhteensä: 1
viite: 1 / 1
« edellinen | seuraava »
Tekijä: | Pöyhtäri, Jukka-Pekka |
Työn nimi: | Integroitu aika-digitaalimuunnin 65 nm:n CMOS-teknologialla |
Integrated time to digital converter in 65 nm CMOS | |
Julkaisutyyppi: | Diplomityö |
Julkaisuvuosi: | 2007 |
Sivut: | x + 58 Kieli: fin |
Koulu/Laitos/Osasto: | Sähkö- ja tietoliikennetekniikan osasto |
Oppiaine: | Piiritekniikka (S-87) |
Valvoja: | Lindfors, Saska |
Ohjaaja: | |
OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
Sijainti: | P1 Ark S80 | Arkisto |
Avainsanat: | time to digital converter delay chain delay element aika-digitaalimuunnin TDC ADPLL CMOS viiveketju viive-elementti viive |
Tiivistelmä (fin): | Tämän työn tarkoituksena oli toteuttaa aika-digitaalimuunnin täysin digitaaliseen vaihelukittuun silmukkaan (ADPLL). Lisäksi työssä haluttiin tehdä katsaus aika-digitaalimuuntimissa käytettyihin osiin ja tekniikoihin, sekä vertailla nykymuuntimien parhaimmistoa toteutettuun muuntimeen. Työn aikana toteutettuun muuntimeen keksittiin parannus, ja uuden muuntimen toteutusta ja ominaisuuksia analysoitiin. Uutta muunninta ei kuitenkaan toteutettu. Keskeiseksi osaksi työtä nousi myös eri virhelähteiden vaikutusten tarkastelu muuntimen tarkkuuteen. Tarkkuutta huonontavat muuntimessa kvantisointivirheen lisäksi eri signaalien vaihekohinat, kiikkujen metastabiilisuus ja prosessivariaatioiden aiheuttamat vaikutukset, kuten integraalinen epälineaarisuus. Tavoitteena toteutetulle muuntimelle oli mahdollisimman suuri resoluutio ja tarkkuus. Samalla optimoitiin muuntimen tehonkulutusta sekä sen käyttämää pinta-alaa. ADPLL:n keskitaajuus oli 2,4 GHz, mutta muuntimen tuli kattaa koko digitaalisesti ohjatun oskillaattorin (DCO) säätöalue välillä 2 - 3 GHz. Muuntimelle käytettiin tunnettua topologiaa, joka perustuu invertterien muodostamiin viiveketjuihin. Toteutettua muunninta simuloitiin, mutta mittauksia piirille ei tehty. Tyypillisessä tilanteessa muuntimen tehonkulutus on 1,34 mW ja resoluutio 20 ps. Tarkkuus on korkeintaan resoluution luokkaa. Pinta-alaa muunnin vie noin 1000 µm2. |
ED: | 2007-09-13 |
INSSI tietueen numero: 34515
+ lisää koriin
« edellinen | seuraava »
INSSI