haku: @keyword PLL / yhteensä: 12
viite: 9 / 12
| Tekijä: | Routama, Jarkko |
| Työn nimi: | An integrated low voltage 150Mbit/s cable communication circuit and a CMOS clock recovery phase and frequency locked loop |
| Integroitu matalan käyttöjännitteen 150Mbit/s tiedonsiirtopiiri ja CMOS vaihe- ja taajuuslukittu lukko datan uudelleenajastukseen | |
| Julkaisutyyppi: | Lisensiaatintutkimus |
| Julkaisuvuosi: | 1998 |
| Sivut: | 58 Kieli: eng |
| Koulu/Laitos/Osasto: | Sähkö- ja tietoliikennetekniikan osasto |
| Oppiaine: | Piiritekniikka (S-87) |
| Valvoja: | Halonen, Kari |
| Ohjaaja: | Koli, Kimmo |
| OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
| Sijainti: | P1 Ark S80 | Arkisto |
| Avainsanat: | Jitter PLL dead zone equalizer process and temperature variations low voltage Jitteri kuollut alue korjain prosessi ja lämpötila hajonnat matala käyttöjännite |
| ED: | 1998-12-31 |
INSSI tietueen numero: 13792
+ lisää koriin
INSSI