haku: @keyword PLL / yhteensä: 12
viite: 8 / 12
Tekijä: | Huuhtanen, Tommi |
Työn nimi: | An Integrated Phase-Locked Loop with CMOS Technology |
Integroitu vaihelukko CMOS-teknologialla | |
Julkaisutyyppi: | Diplomityö |
Julkaisuvuosi: | 1999 |
Sivut: | 40 Kieli: eng |
Koulu/Laitos/Osasto: | Sähkö- ja tietoliikennetekniikan osasto |
Oppiaine: | Piiritekniikka (S-87) |
Valvoja: | Halonen, Kari |
Ohjaaja: | Heikkinen, Pekka |
OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
Sijainti: | P1 Ark S80 | Arkisto |
Avainsanat: | digital phase-locked loop PLL synchronization jitter wander digitaalinen vaihelukko PLL synkronointi värinä huojunta |
Tiivistelmä (fin): | Tässä diplomityössä tehtiin esitutkimusta ASIC-suunnittelun aloittamisesta Nokia Telecommunicationsin ATM Switching osastolla. Tätä varten kuvattiin aluksi yleisesti ASIC-suunnittelun kulku ja sen vaatimat resurssit. Suurin paino työssä laitettiin kuitenkin esimerkkipiirinä toimivan vaihelukon suunnittelulle. Vaihelukon suunnittelu tehtiin tavoitellen täysin integroitua digitaalista vaihelukkoa CMOS-prosessia käyttäen. Lineaarisen vaihelukon teoria kuvattiin ja piirisuunnittelun tavoitteet esiteltiin. Vaihelukon komponentit - vaiheilmaisin, silmukkasuodatin ja jänniteohjattu oskillaattori - kuvattiin kukin omassa luvussaan. Kustakin komponentista esitettiin erilaisia kirjallisuudessa kuvattuja toteutusvaihtoehtoja. Suunnittelussa päädyttiin käyttämään XOR-vaiheilmaisinta, aktiivista silmukkasuodatinta sekä rengasoskillaattoria. Valittu toteutus mitoitettiin asetettujen vaatimusten mukaan. Ensin kunkin komponentin toiminta varmennettiin erikseen simuloinneilla, jonka jälkeen simuloitiin koko vaihelukon toiminta. Suunniteltua vaihelukkoa ei valmistettu eikä näin ollen myöskään mitattu. Sen sijaan mitattiin diskreettejä vaihelukkoja sisältävän synkronointipistoyksikön suoritusarvoja, mm. värinää ja huojuntaa. Lopuksi esitettiin johtopäätöksiä ASIC-suunnittelun aloittamisesta. Suunniteltu vaihelukko havaittiin toimivaksi ja myös tämän työn antamia oppeja arvioitiin. |
ED: | 1999-07-21 |
INSSI tietueen numero: 14646
+ lisää koriin
INSSI