haku: @instructor Honkala, Mikko / yhteensä: 15
viite: 4 / 15
Tekijä: | Xu, Lei |
Työn nimi: | Bordered Block-Diagonal Preserved Model-Order Reduction for RLC Circuits |
Julkaisutyyppi: | Diplomityö |
Julkaisuvuosi: | 2011 |
Sivut: | [8] + 40 Kieli: eng |
Koulu/Laitos/Osasto: | Radiotieteen ja -tekniikan laitos |
Oppiaine: | Teoreettinen sähkötekniikka (S-55) |
Valvoja: | Valtonen, Martti |
Ohjaaja: | Honkala, Mikko |
Elektroninen julkaisu: | http://urn.fi/URN:NBN:fi:aalto-201207022689 |
OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
Sijainti: | P1 Ark Aalto 939 | Arkisto |
Avainsanat: | bordered block-diagonal preserved model-order reduction RLC circuits circuit simulation |
Tiivistelmä (eng): | This thesis details the research of the bordered block-diagonal preserved model-order reduction (BVOR) method and implementation of the corresponding tool designed for facilitating the simulation of industrial, very large sized linear circuits or linear sub-circuits of a nonlinear circuit. The BVOR tool is able to extract the linear RLC parts of the circuit from any given typical SPICE netlist and perform reduction using an appropriate algorithm for optimum efficiency. The implemented algorithms in this tool are bordered block-diagonal matrix solver and bordered block-diagonal matrix based block Arnoldi method. |
ED: | 2011-09-09 |
INSSI tietueen numero: 42730
+ lisää koriin
INSSI