haku: @keyword synchronization / yhteensä: 29
viite: 19 / 29
Tekijä: | Johansson, Jori |
Työn nimi: | Clock domain crossings and metastability in ASIC design |
Kelloalueiden yhteistoiminta ja metastabiilisuusilmiö ASIC -rakenteissa | |
Julkaisutyyppi: | Diplomityö |
Julkaisuvuosi: | 2003 |
Sivut: | 82 Kieli: eng |
Koulu/Laitos/Osasto: | Sähkö- ja tietoliikennetekniikan osasto |
Oppiaine: | Signaalinkäsittelytekniikka (S-88) |
Valvoja: | Skyttä, Jorma |
Ohjaaja: | Raimovaara, Antti |
OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
Sijainti: | P1 Ark S80 | Arkisto |
Avainsanat: | ASIC metastability clock domain synchronizer synchronization asiakaspiiri metastabiilisuus kelloalue synkronoija synkronointi |
Tiivistelmä (fin): | Tietoliikennealan asiakaspiirit kehittyvät tänä päivänä nopeasti. Systeemien kellotaajuudet, mikropiirien monimutkaisuus ja koko ovat kasvaneet vuosi vuodelta. Samalla kelloalueiden lukumäärä on lisääntynyt integroidun logiikan, kuten sulautettujen IP ytimien, muistien ja jopa prosessoreiden johdosta. Diplomityön alkuosassa on kuvattu lyhyesti asiakaspiirien kehitystä, etuja ja rajoituksia. Dokumentin pääpaino on kuitenkin metastabiilisuusilmiön ja digitaalisen signaalin siirron vaatimien rakenteiden kuvaamisessa kelloalueiden välillä. Metastabiilisuusongelman tausta ja teoria on kuvattu ja selitetty yksityiskohtaisesti. Koska metastabiilisuus on luonteeltaan satunnaista, työssä esitetään monia käytännön tapauksia ja kuvataan yksittäisten parametrien vaikutuksia. Yksi synkronointirakenteiden tärkeimmistä ominaisuuksista on hyväksyttävä todennäköisyystaso synkronointivirheille. Digitaalisen signaalin siirto kelloalueelta toiselle voidaan toteuttaa monilla erityyppisillä rakenteilla. Ihanteellinen ratkaisu riippuu useista tekijöistä, kuten kellojen taajuuksista ja kontrollisignaaleiden luonteesta. Lukuisia malleja, kuten sekä perinteisiä että kehittyneitä synkronoijia, FIFO:ja ja kättelymekanismeja on kuvattu ja analysoitu yksityiskohtaisesti. Koska jokaisella digitaalisen signaalin siirtomallilla kelloalueiden välillä on heikkoutensa, työssä käsitellään myös viiveitä, yksikkökokoja ja virhetodennäköisyyksiä. Diplomityön loppuosassa on kuvattu lyhyesti Java -kielellä toteutettu sovellus, Metadata. Ohjelma tuottaa ja optimoi automaattisesti VHDL -kielisen rakenteen signaalin siirtämiseksi kelloalueiden välillä. |
ED: | 2003-03-06 |
INSSI tietueen numero: 19377
+ lisää koriin
INSSI