haku: @keyword VHDL / yhteensä: 34
viite: 17 / 34
Tekijä: | Vepsäläinen, Jussi |
Työn nimi: | Reuse Methods for Legacy ASIC Designs |
Vanhan ASIC-piirin uudelleenkäyttömenetelmiä | |
Julkaisutyyppi: | Diplomityö |
Julkaisuvuosi: | 1999 |
Sivut: | 66 Kieli: eng |
Koulu/Laitos/Osasto: | Sähkö- ja tietoliikennetekniikan osasto |
Oppiaine: | Laitteistotekniikka (S-88) |
Valvoja: | Skyttä, Jorma |
Ohjaaja: | Räty, Esko |
OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
Sijainti: | P1 Ark S80 | Arkisto |
Avainsanat: | ASIC VHDL reuse legacy design integrating uudelleenkäyttö integrointi perintöpiiri |
Tiivistelmä (fin): | ASIC-piirien teknologia kehittyy edelleen kovaa vauhtia. Tietoliikennepiirien käyttöikä on pitkä verrattuna muihin ASIC-piirien sovelluksiin. Vanhat piirit käyvät ennen pitkää epätaloudellisiksi valmistaa, koska niiden valmistusprosessilla ei enää tehdä juurikaan muita ASIC-tuotteita. Piirin teknologiapäivityksen yhteydessä nousee usein esiin myös piiriin tarvittavat uudet ominaisuudet sekä integrointiasteen nostaminen. Vanhojen piirien käyttöön on muutamia eri vaihtoehtoja, joiden soveltuvuus riippuu suuresti tilanteesta. Tällainen perintöpiiri voidaan päivittää uudelle teknologialle tekemättä siihen yhtään muutosta tai tekemällä pieniä korjauksia tai sitten piiri voidaan suunnitella kokonaan uudelleen. Perintöpiirin uudelleenkäytössä tai uudelleensuunnittelussa tulee eteen yhteensopivuusasioita sähköisellä, toiminnallisella ja systeemitasolla. Houkuttelevalta kuulostavaan ajatukseen luoda uudelleenkäytettävien lohkojen kirjasto käyttämällä siihen vanhoja ASIC-piirejä tulee kuitenkin suhtautua suurella varauksella. Tämän työn yhteydessä toteutettiin monikanavainen E1/E2-liitäntäpiiri HDLC-linkeillä, jossa E1/E2-lohkot suunniteltiin VHDL-kielellä uudelleen pohjana vanha ASIC-piiri. HDLC-linkit toteutettiin käyttäen uudelleenkäytettävää lohkoa. Piiri sopii hyvin esimerkiksi vanhan piirin uudelleensuunnittelusta ja siihen soveltuvasta suunnittelutavasta, jossa käytetään hyväksi FPGA-mallinnusta suunnittelun varmentamiseen. |
ED: | 1999-09-27 |
INSSI tietueen numero: 14762
+ lisää koriin
INSSI