haku: @keyword aplac / yhteensä: 36
viite: 29 / 36
Tekijä: | Marjoniemi, Sami |
Työn nimi: | Conversion from VHDL to the APLAC input language |
Julkaisutyyppi: | Diplomityö |
Julkaisuvuosi: | 1999 |
Sivut: | 64 Kieli: eng |
Koulu/Laitos/Osasto: | Sähkö- ja tietoliikennetekniikan osasto |
Oppiaine: | Teoreettinen sähkötekniikka (S-55) |
Valvoja: | Valtonen, Martti |
Ohjaaja: | |
OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
Sijainti: | P1 Ark S80 | Arkisto |
Avainsanat: | APLAC digital simulation VHDL digitaalisimulointi |
Tiivistelmä (fin): | Tässä diplomityössä tutkittiin miten olisi mahdollista käyttää VHDL(Very High Speed Integrated Circuits Hardware Description Language)-tiedostoja piirisimulointi- ja suunnitteluohjelma APLACissa. Tutkimus johti siihen lopputulokseen, että sujuvin tapa on luoda tietokoneohjelma VHDL-tiedostojen kääntämiseksi APLACin simulointikielelle. APLACin sekamuotoanalyysiä muokattiin sekä algoritmi VHDL:n kääntämiseksi APLAC:n simulointikieleksi luotiin, kuten myös käännösohjelman perusta. VHDL:n ja APLACin sekamuotoanalyysin perusteet on esitelty. Samoin tapoja miten ne voitaisiin sovittaa yhteen on esitetty. APLACin sekamuotoanalyysin tarvitsemista modifikaatioista on myöskin otettu selkoa. Tärkein lisäys APLACiin olivat digitaaliset käyttäytymisfunktiot. On myös pohdittu sitä, milloin on järkevää käyttää APLACia VHDL-tiedostojen hyödyntämiseen ja milloin ei. Algoritmi VHDL:n kääntämiseksi APLACin simulointikieleksi ja käännösohjelman perusta ovat kuvatut tässä diplomityössä. Koko käännös perustuu siihen, että APLACissa käyttäjällä on mahdollisuus luoda omia komponentteja DefModel-rakenteen avulla ja tämän sisällä on käytetty sitten DigBlockia (APLACin perusdigitaalikomponentti) sekä digitaalisia käyttäytymisfunktioita. Ohjelman toimintaa on demonstroitu eri tyyppisten VHDL-tiedostojen kääntämisellä. |
ED: | 1999-03-23 |
INSSI tietueen numero: 14114
+ lisää koriin
INSSI