haku: @keyword integrated circuits / yhteensä: 39
viite: 1 / 39
« edellinen | seuraava »
Tekijä:Ukkonen, Pekka
Työn nimi:Design of a delay equalizer for the baseband of an integrated radio receiver
Kantataajuisen viiveenkorjaimen suunnittelu integroituun radiovastaanottimeen
Julkaisutyyppi:Diplomityö
Julkaisuvuosi:2012
Sivut:[10] + 49      Kieli:   eng
Koulu/Laitos/Osasto:Mikro- ja nanotekniikan laitos
Oppiaine:Piiritekniikka   (S-87)
Valvoja:Halonen, Kari
Ohjaaja:Saari, Ville
OEVS:
Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje

Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossa

Oppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa.

Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/

Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.

Kirjautuminen asiakaskoneille

  • Aalto-yliopistolaiset kirjautuvat asiakaskoneille Aalto-tunnuksella ja salasanalla.
  • Muut asiakkaat kirjautuvat asiakaskoneille yhteistunnuksilla.

Opinnäytteen avaaminen

  • Asiakaskoneiden työpöydältä löytyy kuvake:

    Aalto Thesis Database

  • Kuvaketta klikkaamalla pääset hakemaan ja avaamaan etsimäsi opinnäytteen Aaltodoc-tietokannasta. Opinnäytetiedosto löytyy klikkaamalla viitetietojen OEV- tai OEVS-kentän linkkiä.

Opinnäytteen lukeminen

  • Opinnäytettä voi lukea asiakaskoneen ruudulta tai sen voi tulostaa paperille.
  • Opinnäytetiedostoa ei voi tallentaa muistitikulle tai lähettää sähköpostilla.
  • Opinnäytetiedoston sisältöä ei voi kopioida.
  • Opinnäytetiedostoa ei voi muokata.

Opinnäytteen tulostus

  • Opinnäytteen voi tulostaa itselleen henkilökohtaiseen opiskelu- ja tutkimuskäyttöön.
  • Aalto-yliopiston opiskelijat ja henkilökunta voivat tulostaa mustavalkotulosteita Oppimiskeskuksen SecurePrint-laitteille, kun tietokoneelle kirjaudutaan omilla Aalto-tunnuksilla. Väritulostus on mahdollista asiakaspalvelupisteen tulostimelle u90203-psc3. Väritulostaminen on maksullista Aalto-yliopiston opiskelijoille ja henkilökunnalle.
  • Ulkopuoliset asiakkaat voivat tulostaa mustavalko- ja väritulosteita Oppimiskeskuksen asiakaspalvelupisteen tulostimelle u90203-psc3. Tulostaminen on maksullista.
Sijainti:P1 Ark Aalto  1530   | Arkisto
Avainsanat:integrated circuits
delay equalizer
gm-C
all-pass filter
integroidut piirit
viiveenkorjain
kokopäästösuodatin
Tiivistelmä (fin): Tässä diplomityössä on suunniteltu analoginen toisen asteen viiveenkorjain integroidun synteettisen apertuurin tutkavastaanottimen kantataajuusosaan.
Työn päätavoitteena on tutkia viiveenkorjaimen toteutettavuutta ja suorituskykyä annetussa sovelluskohteessa.
Piiri on valmistettu 130 nm:n CMOS-teknologialla.

Työn alussa esitellään viiveenkorjauksen periaate ja teoreettinen analyysi.
Seuraavaksi käydään läpi transkonduktanssi-kapasitanssi -tekniikalla toteutetun viiveenkorjaimen suunnittelu osa osalta.
Samalla tarkastellaan epäideaalisuuksien ja prosessivariaatioiden vaatimia ratkaisuja.
Lopuksi esitetään simulaatio- ja mittaustulokset.

Viiveenkorjaimen tärkeimmät ominaisuudet ovat tarkka ryhmäkulkuajan muoto ja tasainen amplitudivaste.
Näiden saavuttamiseksi suunnittelussa on 0tettu huomioon piirin kaksi tärkeintä epäideaalisuutta: transkonduktanssien lähtökonduktanssi sekä parasiittiset kapasitanssit.

Yksinään simuloituna viiveenkorjaimen ominaisuudet olivat lähellä toivottuja.
Viiveenkorjainta edeltävän puskuriasteen kytkeminen kuitenkin huononsi amplitudivasteen tasaisuutta.
Mittaukset osoittivat päästökaistan amplitudivasteessa 2.9 dB:n aaltoilun ryhmäkulkuajan ollessa lähellä toivottua.
Tiivistelmä (eng): This thesis presents an analogy second-order delay equalizer designed for the baseband of an integrated direct-conversion receiver for synthetic aperture radar.
The primary object of the thesis is to study the reliability and performance of the delay equalizer in this application.
The circuit is fabricated in a 130-nm CMOS technology.

First, the thesis introduces the basic concepts of delay equalization and its theoretical analysis.
Next, the thesis covers the circuit design of the individual circuits of the delay equalizer, which is implemented with the transconductance-capacitance technique.
Discussion on non-idealities and compensation of process variations is given.
Lastly, the simulation and measurement results are presented.

Important requirements for the delay equalizer are accurate delay characteristic and flat magnitude response, which arise from the overall system requirements.
To achieve these goals, the design takes into account two important non-idealities in the circuit, namely output conductance of the transconductors and parasitic capacitances.

As a stand-alone circuit, the delay equalizer shows good performance in simulations.
When connected to a driving buffer stage, however, the flatness of the magnitude response is degraded.
Measurements show a 2.9-dB ripple in the pass band but the delay characteristic is close to desired.
ED:2012-11-07
INSSI tietueen numero: 45398
+ lisää koriin
« edellinen | seuraava »
INSSI