haku: @keyword channel model / yhteensä: 5
viite: 4 / 5
Tekijä: | Karppinen, Pekka |
Työn nimi: | Design of radio channel model for mobile CDMA receiver hardware emulation and FPGA prototyping |
Radiokanavamallin suunnittelu langattoman CDMA vastaanottimen emulointiin ja FPGA testaukseen | |
Julkaisutyyppi: | Diplomityö |
Julkaisuvuosi: | 1999 |
Sivut: | 73 Kieli: eng |
Koulu/Laitos/Osasto: | Sähkö- ja tietoliikennetekniikan osasto |
Oppiaine: | Laitteistotekniikka (S-88) |
Valvoja: | Skyttä, Jorma |
Ohjaaja: | Moilanen, Pentti |
OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
Sijainti: | P1 Ark S80 | Arkisto |
Avainsanat: | VHDL emulation mobile channel model FPGA emulointi langaton kanavamalli |
Tiivistelmä (fin): | Tämän työn aiheena on suunnitella ja toteuttaa langattoman tietoliikenteen radiokanavamalli hyödyntäen syntetisoituvaa VHDL kieltä. Syntetisoituva kanavamalli mahdollistaa uuden lähestymistavan tietoliikenteen digitaalisten signaalinkäsittelyalgoritmien kehityksessä. Käyttämällä hyväksi laitteistokiihdytintä ja syntetisoituvaa radiokanavamallia, voi uusien ASIC- ja FPGA-piireille tarkoitettujen algoritmien kehittäminen tulla mahdolliseksi käyttäen suoraan laitteiston kuvauskieltä. Laitteistokiihdytys on suhteellisen uusi alue simuloinnissa ja suunnittelun varmennuksessa. Laitteistokiihdytyksessä laitteiston kuvauskielellä toteutettu digitaalinen suunnittelu syntetisoidaan ja sijoitetaan laitteistokiihdyttimen fyysisille komponenteille. Laitteistokiihdytin yleensä koostuu FPGA piireistä ja logiikkalevyistä, joita ohjataan liityntäohjelmalla. Simulointi käyttäen laitteistokiihdytintä on yli 1000 kertaa nopeampaa kuin vastaava simulointi työasemassa. Resurssien käytön kannalta tehokasta toteutustapaa tutkittiin. Löydettiin tehokkaita tapoja toteuttaa radiokanavamalliin liittyvää digitaalista signaalinkäsittelyä. Äärellisen sanapituuden vaikutuksia toteutetussa radiokanavamallissa arvioitiin vertaamalla vastaavan liuku-luvuilla toteutetun radiokanavamallin simulointituloksia laitteistossa toteutetun radiokanavamallin simulointituloksiin. Laitteistossa toteutetun radiokanavamallin avulla saadut simulointitulokset ovat kohtuullisen lähellä kaupallisten simulointiohjelmien antamia tuloksia. |
ED: | 1999-03-05 |
INSSI tietueen numero: 14026
+ lisää koriin
INSSI