haku: @keyword logic synthesis / yhteensä: 7
viite: 1 / 7
« edellinen | seuraava »
Tekijä: | Hiienkari, Markus |
Työn nimi: | Implementation of energy-efficient and variance-tolerant microprocessor |
Energiatehokkaan ja varianssisietoisen mikroprosessorin toteutus | |
Julkaisutyyppi: | Diplomityö |
Julkaisuvuosi: | 2013 |
Sivut: | [8] + 85 Kieli: eng |
Koulu/Laitos/Osasto: | Sähkötekniikan korkeakoulu |
Oppiaine: | Piiritekniikka (S-87) |
Valvoja: | Ryynänen, Jussi |
Ohjaaja: | Koskinen, Lauri |
OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
Sijainti: | P1 Ark Aalto | Arkisto |
Avainsanat: | circuit simulation logic synthesis microprocessor minimum energy point place & route timing error prevention variance ajastusvirheen esto logiikkasynteesi mikroprosessori minimienergiapiste piirisimulointi varianssi |
Tiivistelmä (fin): | Tässä työssä tutkitaan adaptiivisen ajastuksen soveltuvuutta matalan tehonkulutuksen digitaaliseen mikroelektroniikkaan, jotta sen energiankäyttö voitaisiin minimoida. Aihetta tutkitaan toteuttamalla 32-bittinen RISC -mikroprosessori, jossa hyödynnetään ajastusvirheen estävää logiikkaa. Työ koostuu suunnittelusta, toteutuksesta ja simuloinnista, mitkä on tehty käyttämällä lukuisia EDA-ohjelmia. Toteutettu työ lähetetään valmistettavaksi, jossa siitä tehdään fyysinen integroitu piiri. Simulointitulosten perusteella työssä toteutettu järjestelmä toimii luotettavasti, ja kuluttaa 34 % vähemmän energiaa, kuin vastaava tavallinen toteutus. |
Tiivistelmä (eng): | This work studies the applicability of adaptive timing systems into ultra-low power digital microelectronics to minimize the energy consumption. The topic is studied by implementing a 32-bit RISC microprocessor equipped with timing error prevention logic. The work consists of design, implementation and simulation phases, which are mainly conducted by using wide scale of Electronic Design Automation software. The final layer mask is sent for manufacturing, which transforms it into a physical integrated circuit. Based on simulation results, the design is able to save 34% of energy compared to a traditional system while maintaining reliable operation. |
ED: | 2014-01-08 |
INSSI tietueen numero: 48312
+ lisää koriin
« edellinen | seuraava »
INSSI