haku: @keyword phase locked loop / yhteensä: 9
viite: 7 / 9
| Tekijä: | Rintamäki, Sami |
| Työn nimi: | Integrated Phase Locked Loop and Demultiplexer for 2.5 Gbit/s Telecommunications Receiver |
| Integroitu vaihelukko ja demultiplekseri 2.5 Gbit/s tietoliikennevastaanottimeen | |
| Julkaisutyyppi: | Diplomityö |
| Julkaisuvuosi: | 1997 |
| Sivut: | 47 Kieli: eng |
| Koulu/Laitos/Osasto: | Sähkö- ja tietoliikennetekniikan osasto |
| Oppiaine: | Piiritekniikka (S-87) |
| Valvoja: | Halonen, Kari |
| Ohjaaja: | |
| OEVS: | Sähköinen arkistokappale on luettavissa Aalto Thesis Databasen kautta.
Ohje Digitaalisten opinnäytteiden lukeminen Aalto-yliopiston Harald Herlin -oppimiskeskuksen suljetussa verkossaOppimiskeskuksen suljetussa verkossa voi lukea sellaisia digitaalisia ja digitoituja opinnäytteitä, joille ei ole saatu julkaisulupaa avoimessa verkossa. Oppimiskeskuksen yhteystiedot ja aukioloajat: https://learningcentre.aalto.fi/fi/harald-herlin-oppimiskeskus/ Opinnäytteitä voi lukea Oppimiskeskuksen asiakaskoneilla, joita löytyy kaikista kerroksista.
Kirjautuminen asiakaskoneille
Opinnäytteen avaaminen
Opinnäytteen lukeminen
Opinnäytteen tulostus
|
| Sijainti: | P1 Ark S80 | Arkisto |
| Avainsanat: | phase locked loop phase detector voltage controlled oscillator demultiplexer SDH BiCMOS vaihelukko vaihevertailija jänniteohjattu oskillaattori demultiplekseri SDH BiCMOS |
| ED: | 1997-10-30 |
INSSI tietueen numero: 12608
+ lisää koriin
INSSI