search query: @keyword channel model / total: 5
reference: 4 / 5
Author: | Karppinen, Pekka |
Title: | Design of radio channel model for mobile CDMA receiver hardware emulation and FPGA prototyping |
Radiokanavamallin suunnittelu langattoman CDMA vastaanottimen emulointiin ja FPGA testaukseen | |
Publication type: | Master's thesis |
Publication year: | 1999 |
Pages: | 73 Language: eng |
Department/School: | Sähkö- ja tietoliikennetekniikan osasto |
Main subject: | Laitteistotekniikka (S-88) |
Supervisor: | Skyttä, Jorma |
Instructor: | Moilanen, Pentti |
OEVS: | Electronic archive copy is available via Aalto Thesis Database.
Instructions Reading digital theses in the closed network of the Aalto University Harald Herlin Learning CentreIn the closed network of Learning Centre you can read digital and digitized theses not available in the open network. The Learning Centre contact details and opening hours: https://learningcentre.aalto.fi/en/harald-herlin-learning-centre/ You can read theses on the Learning Centre customer computers, which are available on all floors.
Logging on to the customer computers
Opening a thesis
Reading the thesis
Printing the thesis
|
Location: | P1 Ark S80 | Archive |
Keywords: | VHDL emulation mobile channel model FPGA emulointi langaton kanavamalli |
Abstract (fin): | Tämän työn aiheena on suunnitella ja toteuttaa langattoman tietoliikenteen radiokanavamalli hyödyntäen syntetisoituvaa VHDL kieltä. Syntetisoituva kanavamalli mahdollistaa uuden lähestymistavan tietoliikenteen digitaalisten signaalinkäsittelyalgoritmien kehityksessä. Käyttämällä hyväksi laitteistokiihdytintä ja syntetisoituvaa radiokanavamallia, voi uusien ASIC- ja FPGA-piireille tarkoitettujen algoritmien kehittäminen tulla mahdolliseksi käyttäen suoraan laitteiston kuvauskieltä. Laitteistokiihdytys on suhteellisen uusi alue simuloinnissa ja suunnittelun varmennuksessa. Laitteistokiihdytyksessä laitteiston kuvauskielellä toteutettu digitaalinen suunnittelu syntetisoidaan ja sijoitetaan laitteistokiihdyttimen fyysisille komponenteille. Laitteistokiihdytin yleensä koostuu FPGA piireistä ja logiikkalevyistä, joita ohjataan liityntäohjelmalla. Simulointi käyttäen laitteistokiihdytintä on yli 1000 kertaa nopeampaa kuin vastaava simulointi työasemassa. Resurssien käytön kannalta tehokasta toteutustapaa tutkittiin. Löydettiin tehokkaita tapoja toteuttaa radiokanavamalliin liittyvää digitaalista signaalinkäsittelyä. Äärellisen sanapituuden vaikutuksia toteutetussa radiokanavamallissa arvioitiin vertaamalla vastaavan liuku-luvuilla toteutetun radiokanavamallin simulointituloksia laitteistossa toteutetun radiokanavamallin simulointituloksiin. Laitteistossa toteutetun radiokanavamallin avulla saadut simulointitulokset ovat kohtuullisen lähellä kaupallisten simulointiohjelmien antamia tuloksia. |
ED: | 1999-03-05 |
INSSI record number: 14026
+ add basket
INSSI