search query: @instructor Salo, Teemu / total: 5
reference: 2 / 5
Author: | Erkkilä, Jouni |
Title: | Sarjamuotoinen kapasitiivinen D/A-muunnin |
Serial charge-redistribution digital-to-analog converter | |
Publication type: | Master's thesis |
Publication year: | 2009 |
Pages: | 85 Language: fin |
Department/School: | Elektroniikan, tietoliikenteen ja automaation tiedekunta |
Main subject: | Piiritekniikka (S-87) |
Supervisor: | Halonen, Kari |
Instructor: | Salo, Teemu |
OEVS: | Electronic archive copy is available via Aalto Thesis Database.
Instructions Reading digital theses in the closed network of the Aalto University Harald Herlin Learning CentreIn the closed network of Learning Centre you can read digital and digitized theses not available in the open network. The Learning Centre contact details and opening hours: https://learningcentre.aalto.fi/en/harald-herlin-learning-centre/ You can read theses on the Learning Centre customer computers, which are available on all floors.
Logging on to the customer computers
Opening a thesis
Reading the thesis
Printing the thesis
|
Location: | P1 Ark S80 | Archive |
Keywords: | integrated circuits digital-analog converter charge-redistribution capacitive integroidut piirit digitaali-analogia muuntimet varauksen uudelleenjakaminen kapasitiivinen |
Abstract (fin): | Diplomityössä on suunniteltu ja toteutettu integroitu kapasitiivinen, varauksenjakoon perustuva, digitaali-analogia-muunnin (D/A-muunnin) osaksi peräkkäisapproksimaatio rekisteri (SAR) analogia-digitaali-muunninta. Työssä toteutetulla D/A-muuntimella muodostetaan myös referenssijännite jänniteohjattua oskillaattoria (VCO) varten. D/A-muunnin on toteutettu siten, että sen kondensaattoreiden kapasitanssin hajonnan vaikutus saadaan kompensoitua. Työn alussa käydään lyhyesti läpi eri Nyquist-taajuuden D/A-muunnin topologioita ja käsitellään niiden tarkkuutta rajoittavia tekijöitä sekä muita epäideaalisuuksia. Tämän jälkeen käydään läpi työssä toteutetun sarjamuotoisen kapasitiivisen varauksenjakoon perustuvan muuntimen toimintaperiaate ja tarkastellaan epäideaalisuuksien lähteitä teoreettisesti. Seuraavaksi esitetään muuntimen kondensaattoreiden kapasitanssin hajonnan vaikutuksen poistava menetelmä, jonka jälkeen eri lohkot ja niiden toimintaperiaatteet esitellään yksityiskohtaisesti. Lohkojen esittelyssä kiinnitetään huomiota toteutetun D/A-muuntimen suunnittelussa vaadittaviin erityispiirteisiin. Työssä toteutettiin kapasitiivinen D/A-muunnin 0,35µm:n CMOS prosessilla, jossa on käytössä kaksi polypii- ja neljä metallikerrosta. Mittausten perusteella saavutettiin 11 bitin resoluutio ja muunnin osoittautui mittauksissa olevan monotoninen 12 bitin tarkkuudella. |
ED: | 2010-01-13 |
INSSI record number: 38736
+ add basket
INSSI